ARCHITETTURA DEI SISTEMI INTEGRATI

Ettore NAPOLI ARCHITETTURA DEI SISTEMI INTEGRATI

0622700088
DIPARTIMENTO DI INGEGNERIA DELL'INFORMAZIONE ED ELETTRICA E MATEMATICA APPLICATA
CORSO DI LAUREA MAGISTRALE
INGEGNERIA INFORMATICA
2021/2022



ANNO CORSO 2
ANNO ORDINAMENTO 2017
SECONDO SEMESTRE
CFUOREATTIVITÀ
324LEZIONE
324LABORATORIO
Obiettivi
L CORSO INTRODUCE ALLA PROGETTAZIONE DI CIRCUITI INTEGRATI DIGITALI AD ALTISSIMO LIVELLO DI INTEGRAZIONE (VLSI) CHE COSTITUISCONO L’ARCHITETTURA PORTANTE E FORNISCONO LA CAPACITÀ DI ELABORAZIONE AI SISTEMI INFORMATICI ED AI SISTEMI DI COMUNICAZIONE. IL CORSO PRESENTA LE PROBLEMATICHE DI PROGETTO E LE RELATIVE METODOLOGIE RISOLUTIVE. IN PARTICOLARE, L’INSEGNAMENTO TRATTA IN DETTAGLIO IL FRONT END DELLA PROGETTAZIONE DIGITALE, CON ENFASI SULLA PROGETTAZIONE DELLE ARCHITETTURE PER L’ELABORAZIONE DEI DATI E SULLA LORO DESCRIZIONE MEDIANTE LINGUAGGI PER LA DESCRIZIONE DELL’HARDWARE (HDL).

CONOSCENZE E CAPACITÀ DI COMPRENSIONE
ALLA FINE DEL CORSO LO STUDENTE CONOSCE:
- IL FLUSSO PER LA PROGETTAZIONE DI CIRCUITI ELETTRONICI DIGITALI.
- IL LINGUAGGIO HDL VERILOG.
- GLI STRUMENTI PER LA SINTESI LOGICA.
- LE TOPOLOGIE PER LA REALIZZAZIONE DI CIRCUITI ARITMETICI.
- LE METODOLOGIE E LE TECNICHE DI SINCRONIZZAZIONE DI CIRCUITI DIGITALI SINCRONI.

CONOSCENZA E CAPACITÀ DI COMPRENSIONE APPLICATE
ALLA FINE DEL CORSO LO STUDENTE È IN GRADO DI:
1.PROGETTARE E DISEGNARE LO SCHEMA A BLOCCHI DI UN CIRCUITO DIGITALE.
2.DESCRIVERE UN CIRCUITO DIGITALE UTILIZZANDO IL LINGUAGGIO VERILOG.
3.SIMULARE E TESTARE UN CIRCUITO DIGITALE.
4.SCEGLIERE LA TOPOLOGIA DI CIRCUITO ARITMETICO PER UN CIRCUITO DIGITALE.
Prerequisiti
L’INSEGNAMENTO PRESUPPONE: LA CONOSCENZA DI NOZIONI DI BASE DI RETI LOGICHE, COMBINATORIE E SEQUENZIALI, IL LINGUAGGIO C, E LE NOZIONI DI BASE RIGUARDANTI I SISTEMI EMBEDDED.
Contenuti
L’INSEGNAMENTO CONTEMPLA LEZIONI TEORICHE (29 ORE), E LAVORO IN LABORATORIO (19 ORE). DURANTE LE ORE DI LABORATORIO VENGONO UTILIZZATI GLI STRUMENTI SOFTWARE VIVADO E VITIS E SI IMPLEMENTANO E TESTANO I CIRCUITI REALIZZATI SU SCHEDE PROTOTIPALI ZYBO-Z720. IL LABORATORIO COMPRENDE ED ESPANDE I CONTENUTI DELL’INSEGNAMENTO TRATTATI FINO A QUEL MOMENTO ED È FONDAMENTALE PER L’ACQUISIZIONE DELLE CAPACITÀ DI PROGETTAZIONE DI CIRCUITI DIGITALI E SISTEMI SOC PARTENDO DALLE SPECIFICHE.
Metodi Didattici
L’INSEGNAMENTO CONTEMPLA LEZIONI TEORICHE (29 ORE), E LAVORO IN LABORATORIO (19 ORE). DURANTE LE ORE DI LABORATORIO VENGONO UTILIZZATI GLI STRUMENTI SOFTWARE VIVADO E VITIS E SI IMPLEMENTANO E TESTANO I CIRCUITI REALIZZATI SU SCHEDE PROTOTIPALI ZYBO-Z720. IL LABORATORIO COMPRENDE ED ESPANDE I CONTENUTI DELL’INSEGNAMENTO TRATTATI FINO A QUEL MOMENTO ED È FONDAMENTALE PER L’ACQUISIZIONE DELLE CAPACITÀ DI PROGETTAZIONE DI CIRCUITI DIGITALI E SISTEMI SOC PARTENDO DALLE SPECIFICHE.
Verifica dell'apprendimento
LA VALUTAZIONE DEL RAGGIUNGIMENTO DEGLI OBIETTIVI PREFISSATI AVVIENE MEDIANTE UNA PROVA DI MEDIO TERMINE ED UNA FINALE.
LA PROVA DI MEDIO TERMINE È ARTICOLATA IN QUESITI A RISPOSTA APERTA VOLTI AD ACCERTARE LA COMPRENSIONE DEGLI ARGOMENTI E LA CAPACITÀ DI PROGETTARE SEMPLICI CIRCUITI DIGITALI.
LA PROVA SCRITTA FINALE, NELLA FORMA DI UN ELABORATO, PREVEDE IL PROGETTO DI UNA ESTENSIONE DI UNO DEI SISTEMI SOC PRESENTATI AL CORSO ED ALCUNE DOMANDE DI NATURA METODOLOGICA A RISPOSTA APERTA. L’ESAME ORALE CONSISTE NELLA DISCUSSIONE DELL’ELABORATO FINALE. CIASCUNA PROVA È VALUTATA IN TRENTESIMI. IL VOTO FINALE È DATO DALLA MEDIA PESATA DELLE SINGOLE PROVE, DOVE IL PESO DELLA PROVA INTERMEDIA E DEL 40%, LA PROVA FINALE È DEL 40%, E LA DISCUSSIONE FINALE È IL 20%.
Testi
E. NAPOLI “PROGETTO DI SISTEMI ELETTRONICI DIGITALI BASATI SU DISPOSITIVI FPGA”, ED. ESCULAPIO, 2016.


MATERIALE DIDATTICO INTEGRATIVO SARÀ DISPONIBILE NELLA SEZIONE DEDICATA DELL'INSEGNAMENTO ALL'INTERNO DELLA PIATTAFORMA E-LEARNING DI ATENEO (HTTP://ELEARNING.UNISA.IT) ACCESSIBILE AGLI STUDENTI DEL CORSO TRAMITE LE CREDENZIALI UNICHE DI ATENEO
Altre Informazioni
L'INSEGNAMENTO E' EROGATO IN ITALIANO
  BETA VERSION Fonte dati ESSE3 [Ultima Sincronizzazione: 2022-11-21]