Gian Domenico LICCIARDO | ELETTRONICA DIGITALE
Gian Domenico LICCIARDO ELETTRONICA DIGITALE
cod. 0612400031
ELETTRONICA DIGITALE
0612400031 | |
DIPARTIMENTO DI INGEGNERIA INDUSTRIALE | |
CORSO DI LAUREA | |
INGEGNERIA ELETTRONICA | |
2014/2015 |
OBBLIGATORIO | |
ANNO CORSO 3 | |
ANNO ORDINAMENTO 2012 | |
PRIMO SEMESTRE |
SSD | CFU | ORE | ATTIVITÀ | |
---|---|---|---|---|
ING-INF/01 | 9 | 90 | LEZIONE |
Obiettivi | |
---|---|
IL CORSO INTENDE DOTARE L’ALLIEVO DELLE CONOSCENZE DI BASE DELL’ELETTRONICA DIGITALE. SONO ANALIZZATI LA STRUTTURA ED IL FUNZIONAMENTO DELLE PORTE LOGICHE ELEMENTARI, SIA IN TECNOLOGIA MOS CHE IN TECNOLOGIA BIPOLARE. A TAL FINE IL CORSO PREVEDE UNA PARTE METODOLOGICA ED UNA APPLICATIVA. LA PARTE METODOLOGICA È DEDICATA ALLA STUDIO DEGLI ASPETTI PIÙ IMPORTANTI DEL FUNZIONAMENTO DEI CIRCUITI, TRAMITE MODELLI ANALITICI AL FINE DI RICAVARE I PARAMETRI PIÙ SIGNIFICATIVI DELLE LOGICHE DIGITALI. LA PARTE APPLICATIVA È DEDICATA ALLO SVOLGIMENTO DI ESERCITAZIONI ASSISTITE DAL CALCOLATORE AL FINE DI ACQUISIRE LE CONOSCENZE DI BASE DEI SIMULATORI CIRCUITALI E DEI LAYOUT CAD. |
Prerequisiti | |
---|---|
PER IL PROFICUO RAGGIUNGIMENTO DEGLI OBIETTIVI PREFISSATI, ALLO STUDENTE SONO RICHIESTI I SEGUENTI PREREQUISITI DA AVER SODDISFATTO PRIMA DELL'INIZIO DEL CORSO: CONOSCENZE MATEMATICHE DI BASE; CONOSCENZA DEGLI ELEMENTI FONDAMENTALI DELL’ELETTROTECNICA; CONOSCENZA DEI FONDAMENTI DELLE RETI LOGICHE; CONOSCENZA DEI DISPOSITIVI ELETTRONICI BJT E MOSFET. |
Contenuti | |
---|---|
INTRODUZIONE AI CIRCUITI INTEGRATI DIGITALI: PANORAMICA STORICA, LEGGE DI MOORE, FLUSSO DI PROGETTO DI UN SISTEMA ELETTRONICO INTEGRATO. CENNI SULL’ALGEBRA DI BOOLE; RAPPRESENTAZIONE DELLE FUNZIONI BOOLEANE. CARATTERISTICHE GENERALI DELLE FAMIGLIE LOGICHE: CARATTERISTICHE STATICHE; CARATTERISTICHE DINAMICHE; FAN-IN, FAN-OUT. PORTE LOGICHE IN TECNOLOGIA BIPOLARE: LA FAMIGLIA LOGICA TTL, CIRCUITI WIRED AND E OPEN-COLLECTOR. FAMIGLIA LOGICA ECL, CIRCUITI DI INTERFACCIA TTL-ECL. MODELLO SWITCH-LEVEL DEL MOSFET; PARAMETRI PARASSITI. PORTE LOGICHE IN TECNOLOGIA NMOS: LOGICHE EEMOS ED EDMOS. PORTE LOGICHE IN TECNOLOGIA CMOS: LOGICHE FCMOS, PSEUDO NMOS, CVS E PASS-TRANSISTOR; LOGICHE DINAMICHE. LAYOUT DI CIRCUITI CMOS; TOOL DI SIMULAZIONE CIRCUITALE (SPICE). PORTE LOGICHE CMOS COMPLESSE: STRUTTURA CIRCUITALE E DIMENSIONAMENTO. LATCH E FLIP-FLOP STATICI E DINAMICI; MEMORIE VOLATILI E NON-VOLATILI. SINTESI DI MACCHINE A STATI FINITI. INTRODUZIONE AI MICROCONTROLLORI. |
Metodi Didattici | |
---|---|
L’INSEGNAMENTO SI COMPONE DI LEZIONI TEORICHE, ESERCITAZIONI IN AULA ED ESERCITAZIONI PRATICHE DI LABORATORIO. NELLE ORE DI ESERCITAZIONE IN AULA GLI STUDENTI SARANNO CHIAMATI A SVOLGERE DEGLI ESERCIZI NUMERICI SU ARGOMENTI DEL CORSO, MENTRE LE ATTIVITÀ DI LABORATORIO SARANNO FINALIZZATE AL DIMENSIONAMENTO, DISEGNO E SIMULAZIONE, IN GRUPPI DI STUDENTI, DI UN CIRCUITO CON PRESTAZIONI ASSEGNATE, RAFFORZANDO INOLTRE LE CAPACITÀ DI LAVORARE IN TEAM. |
Verifica dell'apprendimento | |
---|---|
LA VALUTAZIONE DEL RAGGIUNGIMENTO DEGLI OBIETTIVI PREFISSATI AVVERRÀ MEDIANTE UNA PROVA SCRITTA E UN COLLOQUIO ORALE. PER SUPERARE L'ESAME SCRITTO, LO STUDENTE DEVE DIMOSTRARE DI AVER COMPRESO I PRINCIPALI CONCETTI ESPOSTI NEL CORSO E SAPER APPLICARE I METODI DI ANALISI, PERVENENDO A SOLUZIONI QUANTITATIVE. LA VALUTAZIONE DELLO SCRITTO, CHE TERRÀ CONTO SIA DELLA CORRETTEZZA DELL’ANALISI SIA DELLA QUALITÀ DELL’ESPOSIZIONE, RIGUARDERÀ LE CATEGORIE “BUONO, DISCRETO E SUFFICIENTE”, CHE PERMETTONO ALLO STUDENTE DI ACCEDERE ALLA PROVA ORALE, E QUELLA DI “TOTALMENTE INSUFFICIENTE” CHE NEGA L’AMMISSIONE. PER UNA MIGLIORE GRADUAZIONE DEL GIUDIZIO SU PROVE SCRITTE VALUTATE AL LIMITE DELLA “SUFFICIENZA”, SI POTRÀ FAR RICORSO ALLA CATEGORIA “INSUFFICIENTE” E CONCEDERE L’AMMISSIONE “CON RISERVA” CHE VINCOLA A 24/30 IL VOTO MASSIMO CONSEGUIBILE ALL’ESAME. NEL VALUTARE LA PROVA ORALE SI TERRÀ CONTO DELLA MATURITÀ RAGGIUNTA SUI CONTENUTI DEL CORSO, DELLA QUALITÀ DELL'ESPOSIZIONE ORALE, DELLO SPIRITO CRITICO CON CUI SI AFFRONTANO GLI ARGOMENTI, DELL'AUTONOMIA DI GIUDIZIO E DELLA PADRONANZA DEL GERGO TECNICO. IL VOTO FINALE, ESPRESSO IN TRENTESIMI, SARÀ COMPOSTO SULLA BASE DEL GRADO DI RAGGIUNGIMENTO DEI PRECEDENTI REQUISISTI DELLA PROVA ORALE E DI EVENTUALI VINCOLI SULLA PROVA SCRITTA. LA LODE POTRÀ AVERSI IN CASO DI PROVA SCRITTA VALUTATA ALMENO DISCRETA, E PROVA ORALE CHE SODDISFA AMPIAMENTE I CRITERI DI VALUTAZIONE. |
Testi | |
---|---|
B. RICCÒ, F. FANTINI, P. BRAMBILLA: “INTRODUZIONE AI CIRCUITI INTEGRATI DIGITALI”, ZANICHELLI TELETTRA. JAN M. RABAEY, ANANTHA CHANDRAKASAN, BORIVOJE NICOLIC "CIRCUITI INTEGRATI DIGITALI 2/ED. L'OTTICA DEL PROGETTISTA", PEARSON. J. P. UYEMURA, “INTRODUCTION TO VLSI CIRCUITS AND SYSTEMS”, WILEY |
Altre Informazioni | |
---|---|
-- |
BETA VERSION Fonte dati ESSE3 [Ultima Sincronizzazione: 2016-09-30]